В качестве источника
пилообразного напряжения использован релаксационный генератор на
однопереходном транзисторе VT2 и элементах VD5, СЗ, R9, R10. С
помощью подстроенного резистора R9 частота пилообразного напряжения
устанавливается равной 25 кГц.
Узел, собранный на элементах
VT3, Rll, R12, служит для формирования запускающих импульсов. В момент
зарядки конденсатора СЗ межбазовое сопротивление однопереходного
транзистора VT2 максимально и через него протекает минимальный ток.
Этот ток, протекая через резистор R11, не создает на нем падения
напряжения, достаточного для открытия транзистора VT3, транзистор VT3
закрыт, и на выходе формирователя нет напряжения. При разрядке
конденсатора СЗ межбазовое сопротивление однопереходного транзистора
VT2 уменьшается, и через него протекает ток, достаточный для открытия
транзистора VT3. Транзистор VT3 открывается, и на резисторе R12 выделяется
запускающий импульс, который поступает на вход R триггера цикла DDI.2 и
сбрасывает его. К входу S триггера цикла подключен выход компаратора
DA3.
После сброса триггера цикла
начинается формирование нарастающего фронта пилообразного напряжения на
положительном входе DA3. Как только пилообразное напряжение превысит
величину напряжения рассогласования, на выходе компаратора DA3 появится
высокий уровень, который установит триггер цикла. Время, в течение
которого триггер цикла сброшен, зависит от величины напряжения
рассогласования на выходе DA1.
Выходной сигнал триггера цикла
усиливается по мощности двумя транзисторными каскадами, собранными по
схеме Бакера на элементах VT9, VD12—VD14, R29, R31, R32 и VT8, VD9—VD11,
R30, R21, R22, и поступает на составной транзистор VT5,
VT6.
Вся схема управления сфазирована
таким образом, что при уменьшении выходного напряжения стабилизатора
время